Nr. | Nom de partie | Description | Fabricant |
10801 | CY7C245A-35DMB | PROM 8 enregistré reprogrammable de 2K X | Cypress |
10802 | CY7C245A-35JC | PROM 8 enregistré reprogrammable de 2K X | Cypress |
10803 | CY7C245A-35QMB | PROM 8 enregistré reprogrammable de 2K X | Cypress |
10804 | CY7C245A-35WC | PROM 8 enregistré reprogrammable de 2K X | Cypress |
10805 | CY7C25422KV18-333BZXC | 72-Mbit QDR® II + SRAM Deux-Word Burst architecture (2,0 cycle de lecture de latence) avec ODT | Cypress |
10806 | CY7C25442KV18-300BZI | 72-Mbit QDR ® II + SRAM Deux-Word Burst Architecture (2,0 cycle de lecture de latence) avec ODT | Cypress |
10807 | CY7C25442KV18-333BZI | 72-Mbit QDR ® II + SRAM Deux-Word Burst Architecture (2,0 cycle de lecture de latence) avec ODT | Cypress |
10808 | CY7C25442KV18-333BZXI | 72-Mbit QDR ® II + SRAM Deux-Word Burst Architecture (2,0 cycle de lecture de latence) avec ODT | Cypress |
10809 | CY7C2562XV18-366BZXC | 72-Mbit QDR® II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10810 | CY7C2562XV18-450BZXC | 72-Mbit QDR® II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10811 | CY7C25632KV18-400BZC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10812 | CY7C25632KV18-400BZXI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10813 | CY7C25632KV18-450BZC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10814 | CY7C25632KV18-450BZXI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10815 | CY7C25632KV18-500BZC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10816 | CY7C25632KV18-500BZXC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10817 | CY7C25632KV18-500BZXI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10818 | CY7C25632KV18-550BZC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10819 | CY7C25632KV18-550BZXI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10820 | CY7C2563XV18-600BZC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10821 | CY7C2563XV18-600BZXC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10822 | CY7C2563XV18-633BZC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10823 | CY7C2563XV18-633BZXC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10824 | CY7C2564XV18-366BZC | 72-Mbit QDR® II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10825 | CY7C2564XV18-366BZXC | 72-Mbit QDR® II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10826 | CY7C2564XV18-450BZC | 72-Mbit QDR® II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10827 | CY7C2564XV18-450BZXC | 72-Mbit QDR® II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10828 | CY7C25652KV18-400BZC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10829 | CY7C25652KV18-400BZI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10830 | CY7C25652KV18-400BZXC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10831 | CY7C25652KV18-400BZXI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10832 | CY7C25652KV18-450BZC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10833 | CY7C25652KV18-450BZI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10834 | CY7C25652KV18-450BZXC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10835 | CY7C25652KV18-500BZC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10836 | CY7C25652KV18-500BZI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10837 | CY7C25652KV18-500BZXC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10838 | CY7C25652KV18-500BZXI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10839 | CY7C25652KV18-550BZXC | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10840 | CY7C25652KV18-550BZXI | 72-Mbit QDR®II + SRAM Quatre-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10841 | CY7C2565XV18-600BZC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10842 | CY7C2565XV18-600BZXC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10843 | CY7C2565XV18-633BZC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10844 | CY7C2565XV18-633BZXC | 72-Mbit QDR® II + Xtreme SRAM Quatre-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10845 | CY7C25682KV18-400BZC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10846 | CY7C25682KV18-400BZXC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10847 | CY7C25682KV18-500BZC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10848 | CY7C25682KV18-550BZXC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10849 | CY7C25682KV18-550BZXI | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10850 | CY7C2568XV18-600BZXC | 72-Mbit DDR II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10851 | CY7C2568XV18-633BZXC | 72-Mbit DDR II + Xtreme SRAM Deux-Word Burst Architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10852 | CY7C25702KV18-400BZC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10853 | CY7C25702KV18-500BZC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10854 | CY7C25702KV18-500BZXC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |
10855 | CY7C25702KV18-550BZXC | 72-Mbit DDR II + SRAM Deux-Word Burst architecture (2,5 cycle de lecture de latence) avec ODT | Cypress |