Nr. | Teilname | Beschreibung | Hersteller |
346001 | CY7C1143KV18-400BZI | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346002 | CY7C1143KV18-450BZC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346003 | CY7C1145KV18-400BZXC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346004 | CY7C1145KV18-400BZXCT | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346005 | CY7C1145KV18-400BZXI | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346006 | CY7C1145KV18-450BZXC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346007 | CY7C1148KV18-400BZC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346008 | CY7C1148KV18-400BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346009 | CY7C1148KV18-450BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346010 | CY7C1150KV18-400BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346011 | CY7C1150KV18-400BZXI | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
346012 | CY7C1163KV18-400BZI | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346013 | CY7C1163KV18-550BZC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346014 | CY7C1165KV18-400BZC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346015 | CY7C1165KV18-400BZXC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346016 | CY7C1165KV18-550BZC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346017 | CY7C1165KV18-550BZXC | 18-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346018 | CY7C1168KV18-400BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346019 | CY7C1168KV18-450BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346020 | CY7C1168KV18-550BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346021 | CY7C1170KV18-400BZC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346022 | CY7C1170KV18-400BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346023 | CY7C1170KV18-450BZXC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346024 | CY7C1170KV18-550BZC | 18-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) | Cypress |
346025 | CY7C1212F | (64K x 18) durch Rohre geleitete Synchronisierung 1-Mb SRAM | Cypress |
346026 | CY7C1212F-133AC | (64K x 18) durch Rohre geleitete Synchronisierung 1-Mb SRAM | Cypress |
346027 | CY7C1214F | 7C1-Mb (32K x 32) Fließen-Durch Synchronisierung SRAM | Cypress |
346028 | CY7C1214F-100AC | 7C1-Mb (32K x 32) Fließen-Durch Synchronisierung SRAM | Cypress |
346029 | CY7C1215F | (32K x 32) durch Rohre geleitete Synchronisierung 1-Mb SRAM | Cypress |
346030 | CY7C1215F-133AC | (32K x 32) durch Rohre geleitete Synchronisierung 1-Mb SRAM | Cypress |
346031 | CY7C1215F-166AC | (32K x 32) durch Rohre geleitete Synchronisierung 1-Mb SRAM | Cypress |
346032 | CY7C1217F | 1-Mb (32K x 6) Fließen-Durch Synchronisierung SRAM | Cypress |
346033 | CY7C1217F-100AC | 1-Mb (32K x 6) Fließen-Durch Synchronisierung SRAM | Cypress |
346034 | CY7C1218F | (32K x36) Durch Rohre geleitete Synchronisierung 1-Mb SRAM | Cypress |
346035 | CY7C1218F-133AC | (32K x36) Durch Rohre geleitete Synchronisierung 1-Mb SRAM | Cypress |
346036 | CY7C1219F-133AC | 1-Mb (32K x 6) durch Rohre geleitete DCD Synchronisierung SRAM | Cypress |
346037 | CY7C1223F-133AC | 2-Mb (128K x 18) durch Rohre geleitete DCD Synchronisierung SRAM | Cypress |
346038 | CY7C1231F | 2-Mb (128K x 18) Fließen-durch SRAM mit NoBL(TM) Architektur | Cypress |
346039 | CY7C1231F-100AC | 2-Mb (128K x 18) Fließen-durch SRAM mit NoBL(TM) Architektur | Cypress |
346040 | CY7C1243KV18-400BZC | 36-Mbit QDR® II + SRAM Vier-Wort-Burst-Architektur (2.0 Zyklus Latenz lesen) | Cypress |
| | | |