Nr. | Teilname | Beschreibung | Hersteller |
348921 | CY7C2563XV18-600BZC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348922 | CY7C2563XV18-600BZXC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348923 | CY7C2563XV18-633BZC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348924 | CY7C2563XV18-633BZXC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348925 | CY7C2564XV18-366BZC | 72-Mbit QDRŽ II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348926 | CY7C2564XV18-366BZXC | 72-Mbit QDRŽ II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348927 | CY7C2564XV18-450BZC | 72-Mbit QDRŽ II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348928 | CY7C2564XV18-450BZXC | 72-Mbit QDRŽ II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348929 | CY7C25652KV18-400BZC | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348930 | CY7C25652KV18-400BZI | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348931 | CY7C25652KV18-400BZXC | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348932 | CY7C25652KV18-400BZXI | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348933 | CY7C25652KV18-450BZC | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348934 | CY7C25652KV18-450BZI | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348935 | CY7C25652KV18-450BZXC | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348936 | CY7C25652KV18-500BZC | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348937 | CY7C25652KV18-500BZI | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348938 | CY7C25652KV18-500BZXC | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348939 | CY7C25652KV18-500BZXI | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348940 | CY7C25652KV18-550BZXC | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348941 | CY7C25652KV18-550BZXI | 72-Mbit QDRŽII + SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348942 | CY7C2565XV18-600BZC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348943 | CY7C2565XV18-600BZXC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348944 | CY7C2565XV18-633BZC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348945 | CY7C2565XV18-633BZXC | 72-Mbit QDRŽ II + Xtreme SRAM Vier-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348946 | CY7C25682KV18-400BZC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348947 | CY7C25682KV18-400BZXC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348948 | CY7C25682KV18-500BZC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348949 | CY7C25682KV18-550BZXC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348950 | CY7C25682KV18-550BZXI | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348951 | CY7C2568XV18-600BZXC | 72-Mbit-DDR-II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348952 | CY7C2568XV18-633BZXC | 72-Mbit-DDR-II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348953 | CY7C25702KV18-400BZC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348954 | CY7C25702KV18-500BZC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348955 | CY7C25702KV18-500BZXC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348956 | CY7C25702KV18-550BZXC | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348957 | CY7C25702KV18-550BZXI | 72-Mbit-DDR-II + SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Latenz lesen) mit ODT | Cypress |
348958 | CY7C2570XV18-600BZXC | 72-Mbit-DDR-II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348959 | CY7C2570XV18-633BZXC | 72-Mbit-DDR-II + Xtreme SRAM Zwei-Wort-Burst-Architektur (2,5 Zyklus Read Latency) mit ODT | Cypress |
348960 | CY7C261 | 8K x 8 Energie-Geschaltet und neu programmierbares PROM | Cypress |
| | | |